「一気に最後まで読んだ」本、教えて下さい!

上記タイトルのチャネル長変調によるCMOSインバーターに対する影響について2点お伺いしたいことがあります。

 まず一点目に、チャネル長変調によってIV特性の飽和領域の電流値がチャネル長変調のない場合に比べて若干増えてしまうという現象が起こりますが、これによってDC利得が低下してしまうと授業で習いました。私が思ったのはチャネル長変調によって電流が増える「Ids=1/2(u*Cox*(w/L)(Vgs-Vt)~2)(1+λVds))」のだから利得も増えるのではないかと思うのですがなぜ低下してしまうのでしょうか?

 2点目に、インバータのVin対VoutのDC解析をすると論理しきい値を境にVddからVssへ値が変化しますが、この変化の際、論理しきい値で瞬間的に変わるのではなくある一定の傾きを持ってしまいます。この傾きをもってしまう理由がチャネル長変調のためであると言うことなのですがこの理由がどうしてもわかりません。


どなたか詳しい方、ヒントだけでもよいのでお願いします。

A 回答 (2件)

インバータを使用する時は、Idsを一定にしている


と思います。カレントミラー回路などで。
この条件下で、Ids-Vds特性の飽和領域の傾きが大きくなるとると利得が減ります。Ids-Vds特性のグラフで
Idsを一定にしてゲート電圧を上下に振ってみてください。


2番目の問題は、ゲートに電圧を加えるとMOSが
突然動き出すわけじゃないから。と思います。
中間の動きが存在するので。
2番目の問題はあまり自信ないので参考までにしてください。

この問題のために1時間ぐらい考えてしまい
ました・・。      
新米技術者より
    • good
    • 0
この回答へのお礼

一時間も考えていただいてどうもありがとうございました。
回答を参考にいろいろ試してみようと思います。

やはり2番目の問題は難しいようですね・・。
私ももっと色々調べてみることにします。

本当にありがとうございました。

お礼日時:2005/08/25 13:56

以下 URL参照



参考URL:http://ocw.osaka-u.ac.jp/contents/23/quantum_dev …

この回答への補足

参考URLどうもありがとうございました。
HPを参考に↓のように考えました。

 最初の1点目の利得に関しては、CMOSインバータのVin-VoutのDC特性の論理しきい値前後の傾きがDC利得をあらわしているため、その傾きが大きくなれば利得が減るという結論に至りました。この考えはあっているのでしょうか?

 また、2点目の疑問に関してはやはりわかりませんでした…。

補足日時:2005/08/23 13:19
    • good
    • 0

お探しのQ&Aが見つからない時は、教えて!gooで質問しましょう!