アプリ版:「スタンプのみでお礼する」機能のリリースについて

MOS構造で基板にバイアスをかけると単純にしきい値が下がると
思うのですが、教科書では式から見て上がると書いています。

例えば、ゲートに5Vかけていたとして、それがしきい値だとします。
(P型半導体で考えます)
基板に-1Vかければそのぶん酸化膜-半導体表面の電荷が増え、
ゲート電圧を4Vかければ反転し、しきい値電圧は低くてすむと思います。

この例えはどこかおかしいのでしょか?
なにか根本的なことを間違えているのでしょうか?
どなたか教えてください、お願いします。

A 回答 (2件)

> 反転領域の電荷が減り、反転がとける?


MOSダイオードの場合、反転層の電子は基板から湧き出るイメージでいいかもしれませんが(正確さには欠けるかも)、MOSトランジスタの場合、反転層の電子はソースから供給されます。だからゲート/絶縁膜/半導体のみを考えてはだめです。

> なぜ基板バイアスを印加すると電子が流入しにくくなるのでしょうか?
文章では説明は難しいのですが、
ソースと反転層の堺(電子の供給点)をSとして、ソース(n型)/S/基板(p型)の電位を計算してみてください(空乏層は二つの2次関数、ソースはフラット)。
次にゲート/絶縁膜/S/半導体の電位を計算してみてください(空乏層は一つの2次関数、絶縁膜は1次関数)。
このグラフを重ねるとソース/基板のバイアスが深いほど、ゲート電圧を大きくしないと電子が流入しないことが理解できると思うのですが...(わかりにくいですよね。うまく説明できなくてごめんなさい)
    • good
    • 0
この回答へのお礼

やっとわかりました。
図を描いてじっくり考えるとsaikoroさんの言っていることがわかりました。
どうもご回答ありがとうございました。

お礼日時:2002/07/30 15:29

基板バイアス効果は単なるMOS構造だけではなく、ソース(トランジスタの)まで考えなくてはだめです。


MOSトランジスタではソースから電子が流入するときのVgsがVtです。
Vsb>0の場合ソースから電子が流入しにくくなります。
したがって、Vtは高くなります。
p基板に対して、ソース(n)/基板(p)と、ゲート/絶縁膜/基板(p)のポテンシャルを計算して、基板電位を変えながら比較すると理解しやすいと思います。

この回答への補足

ご回答ありがとうございます。

なぜ基板バイアスを印加すると電子が流入しにくくなるのでしょうか?
一晩考えて、空乏層が広がるので反転領域の電荷が減り、反転がとける?
と考えたのですが。どうなのでしょうか?

よろしければご回答お願いいたします。

補足日時:2002/07/20 15:05
    • good
    • 0

お探しのQ&Aが見つからない時は、教えて!gooで質問しましょう!